Minimum Cost Fault Tolerant Adder Circuits Reversible Logic Synthesis
برای دانلود رایگان مقاله اصلی به زبان انگلیسی اینجا کلیک کنید
مدارات جمع کننده با قابلیت تحمل پذیری خطا با
کمترین هزینه در منطق برگشت پذیر
چکیده
مدارات معمولی به هنگام بازیابی اطلاعات از دست رفته انرژی تلف میکنند و این اتلاف انرژی به خاطر وجود نگاشت هم پوشانی شده بین بردارهای ورودی و خروجی است. برگشت پذیری انرژی ازدست رفته را بازیابی میکند و با استفاده از مکانیزم های تحمل پذیری خطا، از بروز خطای بیتی جلوگیری میکند. محاسبات برگشت پذیر در حال به دست آوردن محبوبیت در زمینه های مختلف است، مانند محاسبات کوانتومی، اطلاع رسانی DNA و تکنولوژی CMOS وغیره. در این مقاله، ما یک تمام جمع کننده برگشت پذیر با قابلیت تحمل پذیری خطا با کمترین هزینه کوانتومی طراحی کردیم با نام (RFT-FA). همچنین ما با استفاده از مدار تمام جمع کننده ارائه شده در این مقاله، (CSA)Carry Skip Adder و Carry Look-Ahead Adder(CLA) را ارائه کرده ایم. ساختارهای منظم CSA، n بیتی برگشت پذیر با قابلیت تحمل پذیری خطا (RFT-CSA)و RFT-CLA به وسیله چندین نظریه ساخته شده است. طراحی های ما با ادغام کمینه کردن تعداد گیتهای کل، خروجیهای بی حاصل، هزینه کوانتومی و تاخیر مسیر بحرانی، در مقایسه با طراحی های موجود، مناسب تر است.
نوع فایل: word صفحات ترجمه: 16 سال: 2012 قیمت: 16000 تومان
کد مقاله: 1245